269850795
加微信添好友
2437463531
加微信添好友
作者:網(wǎng)站管理員 發(fā)布時間:2024-04-23 瀏覽次數(shù):
DS90CF363BMT/NOPB特征? 時鐘/數(shù)據(jù)和/PD引腳之間無需特殊的啟動順序。輸入信號 2(時鐘和數(shù)據(jù))可以在器件上電之前或之后施加。? 支持高達(dá) 100KHz 的擴(kuò)頻時鐘頻率調(diào)制和 ±2.5% 中心擴(kuò)頻或 ?5% 下擴(kuò)頻的偏差。? 當(dāng)輸入時鐘缺失且/PD引腳為邏輯高電平時,“輸入時鐘檢測”功能將把所有LVDS對拉至邏輯低電平。? 支持18至68MHz移位時鐘 ? TxINPUT上一流的設(shè)置和保持時間 ? Tx功耗< 130 mW (典型值) @65MHz灰度 ? 功耗比BiCMOS同類產(chǎn)品低40%? Tx省電模式 < 37μW (典型值) ? 支持 VGA、SVGA、XGA 和雙像素 SXGA。? 窄總線減小了電纜尺寸和成本 ? 高達(dá) 1.3 Gbps 的吞吐量 ? 高達(dá) 170 兆字節(jié)/秒的帶寬? 345mV(典型值)擺幅LVDS器件,實現(xiàn)低EMI ? PLL無需外部元件 ? 兼容 TIA/EIA-644 LVDS 標(biāo)準(zhǔn) ? 扁平 48 引腳 TSSOP 封裝 ? 改進(jìn)了以下替代方法:– SN75LVDS84、DS90CF363A
DS90CF363BMT/NOPB變送器將 21 位 CMOS/TTL 數(shù)據(jù)轉(zhuǎn)換為三個 LVDS(低壓差分信號)數(shù)據(jù)流。鎖相發(fā)送時鐘通過第四個LVDS鏈路與數(shù)據(jù)流并行傳輸。發(fā)送時鐘的每個周期對 21 位輸入數(shù)據(jù)進(jìn)行采樣和傳輸。在65 MHz的傳輸時鐘頻率下,每個LVDS數(shù)據(jù)通道以455 Mbps的速率傳輸18位RGB數(shù)據(jù)和3位LCD定時和控制數(shù)據(jù)(FPLINE、FPFRAME、DRDY)。使用 65 MHz 時鐘時,數(shù)據(jù)吞吐量為 170 MB/秒。DS90CF363BMT/NOPB固定為落沿選通發(fā)射器,可與落沿選通接收器(DS90CF366)互操作,無需任何轉(zhuǎn)換邏輯。該芯片組是解決與寬高速 TTL 接口相關(guān)的 EMI 和電纜尺寸問題的理想手段。
上一篇:ADS7846E/2K5
下一篇:TPS65185RSLR
聯(lián)系我們:0755-82760106
投訴建議:0755-83260671
郵箱:jessie@ruizhengwei.com
總部地址:廣東省深圳市龍崗區(qū)橫崗街道榮德國際A座18F
微信公眾號二維碼
Copyright ? 2024深圳市瑞政微電子有限公司 版權(quán)所有 備案號:粵ICP備2024178191號-1 后臺登錄